久久人人做人人妻人人玩精品hd,精品国产成人av在线,好姑娘在线视频免费观看 ,含羞草电影免费看韩国,果冻传媒一区

當(dāng)前位置 : 首頁  圖書 正文

Altera FPGA系統(tǒng)設(shè)計(jì)實(shí)用教程(第2版)/高等學(xué)校電子信息類專業(yè)系列教材簡介,目錄書摘

2019-10-21 19:00 來源:京東 作者:京東
altera fpga
Altera FPGA系統(tǒng)設(shè)計(jì)實(shí)用教程(第2版)/高等學(xué)校電子信息類專業(yè)系列教材
暫無報(bào)價(jià)
50+評論 100%好評
編輯推薦:  《AlteraFPGA系統(tǒng)設(shè)計(jì)實(shí)用教程(第2版)》教材融合了作者多年在FPGA開發(fā)方面的教學(xué)和科研經(jīng)驗(yàn),具有如下鮮明特色:知識(shí)內(nèi)容恰當(dāng)?shù)胤从沉薋PGA的發(fā)展與應(yīng)用趨勢,體系安排具有獨(dú)創(chuàng)之處,加強(qiáng)了經(jīng)典內(nèi)容與現(xiàn)代技術(shù)的融合,加入了具有軟硬結(jié)合的綜合案例;結(jié)構(gòu)編排符合認(rèn)識(shí)規(guī)律,重點(diǎn)突出,難易適度,具有良好的可讀性和工程實(shí)用性,有助于教師教學(xué)和學(xué)生自學(xué)。毫無疑問,本書是一本不可多得的EDA設(shè)計(jì)領(lǐng)域的好書!
  ——北京交通大學(xué)侯建軍
  《AlteraFPGA系統(tǒng)設(shè)計(jì)實(shí)用教程(第2版)》是一本內(nèi)容豐富且極具實(shí)用性的著作,內(nèi)容涵蓋從基礎(chǔ)到應(yīng)用,循序漸進(jìn)地介紹了語言、FPGA器件、開發(fā)工具、開發(fā)流程和綜合實(shí)例,采用了*新的QuartusPrime開發(fā)環(huán)境,是一本進(jìn)行FPGA設(shè)計(jì)的極好的參考教材。
  ——北京石油化工學(xué)院李洋
  《AlteraFPGA系統(tǒng)設(shè)計(jì)實(shí)用教程(第2版)》兼顧基礎(chǔ)性和實(shí)用性,內(nèi)容涵蓋了可編程邏輯器件FPGA開發(fā)過程的各個(gè)環(huán)節(jié)。書中實(shí)例豐富,分別就控制功能、信號(hào)處理功能、密碼算法功能和嵌入式軟核的設(shè)計(jì)與使用進(jìn)行了詳細(xì)論述,并提供了豐富的實(shí)例和圖表,特別適合作為FPGA初學(xué)者的入門教程。
  ——北京服裝學(xué)院范秀娟
  這本書的層次性和易讀性更貼近我們實(shí)際的學(xué)習(xí),使我們學(xué)習(xí)FPGA的開發(fā)技術(shù)更加容易。本書內(nèi)容涵蓋了FPGA的基本設(shè)計(jì)方法和設(shè)計(jì)流程、硬件描述語言、開發(fā)工具,以及FPGA設(shè)計(jì)實(shí)例與應(yīng)用。本書通過實(shí)例化、模型化、系統(tǒng)化的講解,使得本書非常容易讀懂。此外,書中給出了大量的流程圖及程序算法實(shí)例,將理論知識(shí)與實(shí)踐應(yīng)用相結(jié)合,非常有利于讀者在動(dòng)手實(shí)踐中掌握FPGA開發(fā)技術(shù)。
  ——北京電子科技學(xué)院倪楊
內(nèi)容簡介:  本書從基礎(chǔ)到應(yīng)用,系統(tǒng)介紹了Altera FPGA的開發(fā)應(yīng)用知識(shí)?;A(chǔ)部分包括FPGA開發(fā)流程、硬件描述語言VHDL和Verilog、Quartus Prime開發(fā)環(huán)境、基本電路的FPGA設(shè)計(jì)、基于IP核的設(shè)計(jì)等內(nèi)容; 應(yīng)用部分包括人機(jī)交互接口設(shè)計(jì)、數(shù)字信號(hào)處理電路設(shè)計(jì)、密碼算法設(shè)計(jì)、嵌入式Nios設(shè)計(jì)等內(nèi)容。全書語言簡明易懂、邏輯清晰,向讀者提供了不同領(lǐng)域的FPGA應(yīng)用實(shí)例以及完整的設(shè)計(jì)源程序。
  本書可作為高等學(xué)校電子信息、計(jì)算機(jī)、自動(dòng)化等專業(yè)的本科生教材,也可供從事電子設(shè)計(jì)的工程技術(shù)人員參考。

目錄:第1章FPGA開發(fā)簡介
1.1可編程邏輯器件概述
1.2FPGA芯片
1.2.1FPGA框架結(jié)構(gòu)
1.2.2Altera公司的FPGA
1.3FPGA開發(fā)工具
1.4基于FPGA的開發(fā)流程
1.4.1FPGA設(shè)計(jì)方法概論
1.4.2典型FPGA開發(fā)流程
1.4.3FPGA的配置
1.4.4基于FPGA的SoC設(shè)計(jì)方法
第2章硬件描述語言
2.1VHDL硬件描述語言
2.1.1程序基本結(jié)構(gòu)
2.1.2VHDL程序語法規(guī)則
2.1.3并行語句
2.1.4順序語句
2.1.5子程序及子程序調(diào)用語句
2.2Verilog硬件描述語言
2.2.1Verilog HDL程序基本結(jié)構(gòu)
2.2.2Verilog HDL數(shù)據(jù)類型
2.2.3Verilog HDL運(yùn)算符
2.2.4Verilog HDL描述語句
2.2.5語句的順序執(zhí)行與并行執(zhí)行
2.2.6Verilog HDL元件例化
第3章Quartus Prime設(shè)計(jì)開發(fā)環(huán)境
3.1Quartus Prime概述
3.2Quartus Prime設(shè)計(jì)流程
3.2.1設(shè)計(jì)輸入
3.2.2設(shè)計(jì)處理
3.2.3波形仿真
3.2.4器件編程
3.3嵌入式邏輯分析儀使用
第4章基本電路的HDL設(shè)計(jì)
4.1基本電路的VHDL設(shè)計(jì)
4.1.1優(yōu)先編碼器
4.1.2數(shù)據(jù)選擇器
4.1.3組合邏輯電路與并行語句、進(jìn)程語句的關(guān)系
4.1.4運(yùn)算電路
4.1.5時(shí)鐘信號(hào)
4.1.6鎖存器和觸發(fā)器
4.1.7同步、異步信號(hào)描述
4.1.8同步電路設(shè)計(jì)原則
4.1.9計(jì)數(shù)器
4.1.10分頻電路
4.1.11寄存器
4.1.12狀態(tài)機(jī)
4.1.13動(dòng)態(tài)掃描電路
4.2基本電路的Verilog設(shè)計(jì)
4.2.1優(yōu)先編碼器
4.2.2譯碼器
4.2.3數(shù)據(jù)選擇器
4.2.4運(yùn)算電路設(shè)計(jì)
4.2.5時(shí)鐘信號(hào)
4.2.6觸發(fā)器
4.2.7同步、異步控制信號(hào)
4.2.8計(jì)數(shù)器
4.2.9分頻器
4.2.10寄存器
4.2.11串并轉(zhuǎn)換電路
4.2.12有限狀態(tài)機(jī)
4.2.13動(dòng)態(tài)掃描電路
第5章基于IP的設(shè)計(jì)
5.1IP核
5.2觸發(fā)器IP核的VHDL設(shè)計(jì)應(yīng)用
5.3存儲(chǔ)器IP核的VHDL設(shè)計(jì)應(yīng)用
5.4鎖相環(huán)IP核的VHDL設(shè)計(jì)應(yīng)用
5.5運(yùn)算電路IP核的VHDL設(shè)計(jì)應(yīng)用
第6章人機(jī)交互接口設(shè)計(jì)
6.1鍵盤掃描電路的VHDL設(shè)計(jì)
6.1.1設(shè)計(jì)原理
6.1.2設(shè)計(jì)實(shí)現(xiàn)
6.1.3綜合仿真
6.2液晶驅(qū)動(dòng)電路的VHDL設(shè)計(jì)
6.2.1設(shè)計(jì)原理
6.2.2設(shè)計(jì)實(shí)現(xiàn)
6.2.3綜合仿真
第7章數(shù)字信號(hào)處理
7.1差錯(cuò)控制電路的VHDL設(shè)計(jì)(CRC校驗(yàn)電路)
7.1.1設(shè)計(jì)原理
7.1.2校驗(yàn)電路的VHDL實(shí)現(xiàn)
7.1.3綜合仿真
7.2濾波電路的VHDL設(shè)計(jì)
7.2.1設(shè)計(jì)原理
7.2.2FIR濾波電路的設(shè)計(jì)實(shí)現(xiàn)
7.2.3綜合仿真
7.3HDB3基帶信號(hào)編譯碼電路的VHDL設(shè)計(jì)
7.3.1設(shè)計(jì)原理
7.3.2設(shè)計(jì)實(shí)現(xiàn)
7.3.3綜合仿真
第8章密碼算法設(shè)計(jì)
8.1分組密碼算法的VHDL設(shè)計(jì)(SM4)
8.1.1SM4算法原理
8.1.2設(shè)計(jì)實(shí)現(xiàn)
8.1.3仿真驗(yàn)證
8.2流密碼算法的VHDL設(shè)計(jì)(ZUC)
8.2.1ZUC算法原理
8.2.2設(shè)計(jì)實(shí)現(xiàn)
8.2.3仿真驗(yàn)證
8.3HASH算法的VHDL設(shè)計(jì)(SM3)
8.3.1SM3算法原理
8.3.2設(shè)計(jì)實(shí)現(xiàn)
8.3.3仿真驗(yàn)證
第9章基于Nios Ⅱ的SOPC系統(tǒng)開發(fā)
9.1簡介
9.1.1SOPC技術(shù)
9.1.2Nios Ⅱ嵌入式處理器
9.1.3Qsys開發(fā)工具
9.2SOPC硬件開發(fā)
9.2.1啟動(dòng)Qsys
9.2.2添加Nios Ⅱ及外設(shè)IP模塊
9.2.3集成Nios Ⅱ系統(tǒng)至Quartus Prime
9.3SOPC軟件系統(tǒng)開發(fā)
9.3.1創(chuàng)建Nios Ⅱ工程
9.3.2設(shè)置工程的系統(tǒng)屬性
9.3.3程序編寫及編譯
9.3.4代碼調(diào)試及運(yùn)行
附錄DES算法的S盒
參考文獻(xiàn)

熱門推薦文章
相關(guān)優(yōu)評榜
品類齊全,輕松購物 多倉直發(fā),極速配送 正品行貨,精致服務(wù) 天天低價(jià),暢選無憂
購物指南
購物流程
會(huì)員介紹
生活旅行/團(tuán)購
常見問題
大家電
聯(lián)系客服
配送方式
上門自提
211限時(shí)達(dá)
配送服務(wù)查詢
配送費(fèi)收取標(biāo)準(zhǔn)
海外配送
支付方式
貨到付款
在線支付
分期付款
郵局匯款
公司轉(zhuǎn)賬
售后服務(wù)
售后政策
價(jià)格保護(hù)
退款說明
返修/退換貨
取消訂單
特色服務(wù)
奪寶島
DIY裝機(jī)
延保服務(wù)
京東E卡
京東通信
京東JD+