久久人人做人人妻人人玩精品hd,精品国产成人av在线,好姑娘在线视频免费观看 ,含羞草电影免费看韩国,果冻传媒一区

當前位置 : 首頁  圖書 正文

計算機系列教材:數(shù)字電子技術基礎簡介,目錄書摘

2020-05-28 15:23 來源:京東 作者:京東
計算機技術基礎
計算機系列教材:數(shù)字電子技術基礎
暫無報價
1評論 100%好評
編輯推薦:    《計算機系列教材:數(shù)字電子技術基礎》可作為電子與信息類專業(yè)獨立學院教材,也可作為高職高專教材以及大專、成人教育以及自學教材相關專業(yè)使用。
內容簡介:    《計算機系列教材:數(shù)字電子技術基礎》主要內容是邏輯代數(shù)基礎,邏輯門電路,組合邏輯門電路,觸發(fā)器,時序邏輯電路,可編程器件,數(shù),模和模/數(shù)轉換等。為了適應電子技術飛速發(fā)展的新形勢和獨立院校本科學生學習數(shù)字電路的需要,《數(shù)字電子技術基礎》注重突出獨立學院的特色,在傳授基礎知識的同時,加強了能力的培養(yǎng)?!稊?shù)字電子技術基礎》注重基礎理論,著重概念敘述,突出應用知識,略去了集成電路內部電路及工作原理的分析,突出了典型器件邏輯功能的分析和應用,并注重加強中、大規(guī)模集成電路基礎知識的介紹,各章均有習題。
目錄:第1章  邏輯代數(shù)基礎<br>1.1  概述<br>1.1.1  數(shù)字電路的基本概念(定義、優(yōu)點)<br>1.1.2  數(shù)制與碼制<br>1.1.3  算術運算與邏輯運算<br><br>1.2  邏輯代數(shù)中的基本運算<br>1.3  邏輯代數(shù)的基本公式和常用公式<br>1.3.1  基本公式<br>1.3.2  若干常用公式<br><br>1.4  邏輯代數(shù)的基本定理<br>1.4.1  代入定理<br>1.4.2  反演定理<br>1.4.3  對偶定理<br><br>1.5  邏輯函數(shù)及其表示方法<br>1.5.1  邏輯函數(shù)<br>1.5.2  邏輯函數(shù)的表示方法<br>1.5.3  邏輯函數(shù)的兩種標準形式<br><br>1.6  邏輯函數(shù)的化簡<br>1.6.1  公式化簡法(邏輯函數(shù)的最簡形式、常用的化簡方法)<br>1.6.2  卡諾圖化簡法<br>習題一<br><br>第2章  邏輯門電路<br>2.1  概述<br>2.2  最簡單的邏輯門電路<br>2.2.1  二極管與門<br>2.2.2  二極管或門<br>2.2.3  三極管非門<br><br>2.3  TTL邏輯門電路<br>2.3.1  TTL與非門<br>2.3.2  集電極開路門和三態(tài)門<br><br>2.4  CMOS邏輯門電路<br>2.4.1  CMOS反相器<br>2.4.2  CMOS與非門和或非門<br>2.4.3  CMOS邏輯門的主要參數(shù)<br><br>2.5  集成邏輯門電路的使用<br>2.5.1  幾種集成邏輯門系列簡介<br>2.5.2 各類集成邏輯門性能比較<br>2.5.3  集成邏輯門電路的使用應注意的問題<br>習題二<br><br>第3章  組合邏輯電路<br>3.1  概述<br>3.2  組合邏輯電路的分析方法和設計方法<br>3.2.1  組合邏輯電路的分析方法<br>3.2.2  組合邏輯電路的設計方法<br><br>3.3  幾種常用的組合邏輯電路<br>3.3.1  加法器<br>3.3.2  數(shù)值比較器<br>3.3.3  編碼器<br>3.3.4  譯碼器<br>3.3.5  數(shù)據(jù)選擇器<br><br>3.4  組合邏輯電路中競爭——冒險現(xiàn)象<br>3.4.1  競爭——冒險現(xiàn)象及其成因<br>3.4.2  檢查競爭——冒險現(xiàn)象的方法<br>3.4.3  消除競爭——冒險現(xiàn)象的方法<br>習題三<br><br>第4章  觸發(fā)器<br>4.1  概述<br>4.2  觸發(fā)器的電路結構與動作特點<br>4.2.1  基本RS觸發(fā)器<br>4.2.2  同步RS觸發(fā)器<br>4.2.3  主從RS觸發(fā)器<br>4.2.4  JK觸發(fā)器<br>4.2.5  T觸發(fā)器<br>4.2.6  D邊沿觸發(fā)器<br>習題四<br><br>第5章  時序邏輯電路<br>5.1  概述<br>5.2  時序邏輯電路的分析方法和設計方法<br>5.2.1  時序邏輯電路的狀態(tài)表、狀態(tài)圖和時序圖<br>5.2.2  同步時序邏輯電路的分析和設計方法<br>5.2.3  異步時序邏輯電路的分析和設計方法<br><br>5.3  幾種常用的時序邏輯電路<br>5.3.1  寄存器<br>5.3.2  計數(shù)器<br><br>5.4  隨機存取存儲器(RAM)<br>5.4.1  RAM的存儲原理<br>5.4.2  典型RAM模塊及其使用方法<br>小結<br>習題五<br><br>第6章  可編程邏輯器件<br>6.1  概述<br>6.2  可編程陣列邏輯(PAL)<br>6.2.1  PAL的基本電路結構<br>6.2.2  PAL的幾種輸出電路結構和反饋形式<br>6.2.3  PAL的應用舉例<br><br>6.3  通用陣列邏輯(GAL)<br>6.3.1  GAL的電路結構<br>6.3.2  輸出邏輯宏單元(0LMC)<br>6.3.3  GAL的輸入特性和輸出特性<br><br>6.4  可擦除的可編程邏輯器件(EPLD)<br>6.4.1  EPLD的基本結構和特點<br>6.4.2  EPLD的與一或邏輯陣列<br>6.4.3  EPLD的輸出邏輯宏單元(OLMC)<br><br>6.5  現(xiàn)場可編程門陣列(FPGA)<br>6.5.1  FPGA的基本結構<br>6.5.2  FPGA的輸入輸出模塊(10B)和可編程邏輯模塊(CLB)<br>6.5.3  FPGA的互連資源<br>6.5.4  編程數(shù)據(jù)的裝載<br><br>6.6  PLD的編程<br>習題六<br><br>第7章  數(shù)/模和模/轉換<br>7.1  概述<br>7.2  數(shù)/模(D/A)轉換器<br>7.2.1  常用數(shù)/模轉換技術<br>7.2.2  集成DAC的主要參數(shù)<br>7.2.3  集成DAC芯片的選擇與使用<br><br>7.3  模/數(shù)(A/D)轉換<br>7.3.1  常用模/數(shù)轉換技術<br>7.3.2  集成ADC的主要參數(shù)<br>7.3.3  集成ADC芯片選擇與使用<br><br>7.4  數(shù)/模和模/數(shù)轉換器的應用<br>7.4.1  數(shù)據(jù)采集與控制系統(tǒng)的功能<br>7.4.2  實際數(shù)據(jù)采集系統(tǒng)舉例<br>小結<br>習題七<br>參考文獻
熱門推薦文章
相關優(yōu)評榜
品類齊全,輕松購物 多倉直發(fā),極速配送 正品行貨,精致服務 天天低價,暢選無憂
購物指南
購物流程
會員介紹
生活旅行/團購
常見問題
大家電
聯(lián)系客服
配送方式
上門自提
211限時達
配送服務查詢
配送費收取標準
海外配送
支付方式
貨到付款
在線支付
分期付款
郵局匯款
公司轉賬
售后服務
售后政策
價格保護
退款說明
返修/退換貨
取消訂單
特色服務
奪寶島
DIY裝機
延保服務
京東E卡
京東通信
京東JD+